A,B - входы адресные Y - выходы -G - стробы C - входы данныхИД4 и ИД5 представляют из себя сдвоенные демультиплексоры. У одной из половин микросхемы вход данных инвертирован,благодаря чему при объединении входов "C" и "G" можно получить демультиплексор 3 в 8. Таблица функционирования B A | 1G | 1C | 1Y0 1Y1 1Y2 1Y3 | X X | H | X | H H H H | L L | L | H | L H H H | L H | L | H | H L H H | H L | L | H | H H L H | H H | L | H | H H H L |
B A | 2G | 2C | 2Y0 2Y1 2Y2 2Y3 | X X | H | X | H H H H | L L | L | L | L H H H | L H | L | L | H L H H | H L | L | L | H H L H | H H | L | L | H H H L |
Таблица функционирования декодера 3 в 8 C B A | G | (0) (1) (2) (3) (4) (5) (6) (7) 2Y0 2Y1 2Y2 2Y3 1Y0 1Y1 1Y2 1Y3 | X X X | H | H H H H H H H H | L L L | L | L H H H H H H H | .... | .. | ........................... | H H H | L | H H H H H H H L | "G" и "C" - проводное объединение "1C", "2C" и "1G", "2G" соответственно. Параметры | 54/74 (133,155) | 54LS/74LS (533,555) | Кол-во уровней | Ток потребления для, мА | -25-40 | -6.1-10 | логики | Задержки распространения для ИД4 | | | | От A, B, 2C, 1G, 2G Y= L-->H | -13-20 | -10-15 | 2 | От A, B, 2C, 1G, 2G Y= H-->L | -18-27 | -19-30 | 2 | От A, B Y= L-->H | -21-32 | -17-26 | 3 | От A, B Y= H-->L | -21-32 | -19-30 | 3 | От 1C Y= L-->H | -16-24 | -18-27 | 3 | От 1C Y= H-->L | -20-30 | -18-27 | 3 | Задержки распространения для ИД5 | | | | От A, B, 2C, 1G, 2G Y= L-->H | -15-23 | -25-40 | 2 | От A, B, 2C, 1G, 2G Y= H-->L | -20-30 | -34-51 | 2 | От A, B Y= L-->H | -23-34 | -31-46 | 3 | От A, B Y= H-->L | -23-34 | -34-51 | 3 | От 1C Y= L-->H | -18-27 | -32-48 | 3 | От 1C Y= H-->L | -22-33 | -32-48 | 3 |
|